人妻暴雨中被强制侵犯在线,亚洲国产欧美日韩精品一区二区三区,四虎影免看黄,国产无人区二卡三卡四卡不见星空

 找回密碼
 注冊(cè)會(huì)員

QQ登錄

只需一步,快速開(kāi)始

搜索
查看: 2021|回復(fù): 3

臺(tái)積電要自研芯片?

[復(fù)制鏈接]
1#
發(fā)表于 2019-6-25 14:39:11 | 只看該作者 |倒序?yàn)g覽 |閱讀模式
編者按:昨天,有一則關(guān)于臺(tái)積電自研芯片的文章刷爆了筆者的朋友圈。行業(yè)內(nèi)的媒體的報(bào)道尚算中肯,也就是談了臺(tái)積電做了一個(gè)什么樣的芯片,提供了怎么樣的一個(gè)Demo,但有些標(biāo)題黨的作者甚至用“臺(tái)積電要搶高通生意”這樣的字眼來(lái)吸引讀者。無(wú)論如何,這都與筆者所了解的臺(tái)積電不一樣。


為了讓大家了解“臺(tái)積電自研芯片”這件事,筆者特意翻譯了wikichip的這篇文章,幫助讀者理解整件事的真相。

以下為文章正文:

隨著基于小芯片(chiplet)的設(shè)計(jì)從研究轉(zhuǎn)向生產(chǎn),我們看到了來(lái)自工業(yè)界的小芯片論文的新流入。本月早些時(shí)候在日本京都舉行的VLSI 2019上,臺(tái)積電展示了自己的“小芯片”設(shè)計(jì)。

據(jù)雷鋒網(wǎng)的報(bào)道,所謂“chiplet”是一種芯片,封裝了一個(gè)IP(知識(shí)產(chǎn)權(quán))子系統(tǒng)。它通常是通過(guò)高級(jí)封裝集成,或者是通過(guò)標(biāo)準(zhǔn)化接口使用。至于它們?yōu)槭裁磿?huì)變得如此重要,這是因?yàn)槲覀兊挠?jì)算和工作類(lèi)型呈爆炸式增長(zhǎng),目前沒(méi)有一種全能的辦法來(lái)應(yīng)對(duì)這些問(wèn)題。從根本上說(shuō),對(duì)一流技術(shù)的異構(gòu)集成是延續(xù)摩爾定律的一種方式。

使用基于小芯片的設(shè)計(jì)具有一些顯著優(yōu)點(diǎn),例如更快的開(kāi)發(fā)周期和更高的產(chǎn)量來(lái)降低成本。但它也帶來(lái)了一系列新的挑戰(zhàn),這些挑戰(zhàn)源于在基于小芯片的設(shè)計(jì)中追求類(lèi)似單片產(chǎn)品(monolithic-like)的功耗和性能特性。因此,當(dāng)中的主要挑戰(zhàn)是互連和封裝技術(shù)。雖然這些挑戰(zhàn)仍然懸而未決,但已經(jīng)有多種具有不同性質(zhì)的解決方案被提出。在超大規(guī)模集成電路研討會(huì)上,臺(tái)積電展示了他們的一些技術(shù),試圖解決這些挑戰(zhàn)。

臺(tái)積電試圖驗(yàn)證的三個(gè)主要特性是:

  • ARM核心在4 GHz以上工作
  • Bidir互連網(wǎng)狀總線(Interconnect Mesh)在4 GHz以上
  • CoWoS和LIPINCON的速度為8 GT / s且<1 pJ / bit


值得注意的是,此研究和技術(shù)驗(yàn)證旨在用于高性能計(jì)算。因此,這些內(nèi)核擁有非常高的時(shí)鐘,高速率的內(nèi)部互聯(lián)速率,以及高密度線路和每比特傳輸極低功率的芯片間鏈路(inter-chip links with high-density wires and very low power per bit transfer)。

首先看芯片方面;

該芯片本身是一種雙小芯片設(shè)計(jì),但該技術(shù)本身可以通過(guò)額外的物理層(PHYS)相對(duì)容易地?cái)U(kuò)展到容納更大數(shù)量的小芯片。每個(gè)小芯片都是在臺(tái)積電7納米節(jié)點(diǎn)上制造,擁有15個(gè)金屬層。裸片本身只有4.4 mm×6.2 mm(27.28 mm2)。臺(tái)積電采用了四個(gè)ARM Cortex-A72核。針對(duì)turbo頻率大于4GHz電壓操作,配備了高性能的cell(7.5T,3p + 3n)并定制設(shè)計(jì)1級(jí)高速緩存單元。還有兩個(gè)2級(jí)緩存塊。每個(gè)是1 MiB。這些是使用它們的高電流位單元(bitcells)并以半速運(yùn)行來(lái)實(shí)現(xiàn)的。此外還有一個(gè)大型的6 MiB 3級(jí)緩存,使用高密度位單元實(shí)現(xiàn),并以四分之一速度運(yùn)行。


臺(tái)積電采用了在高性能芯片中常見(jiàn)增強(qiáng)功能。典型的h-tree被用來(lái)將時(shí)鐘分布的偏差從22ps減少到8ps。高性能時(shí)鐘偏差以及via towers被廣泛用于進(jìn)一步改善關(guān)鍵路徑上的時(shí)序。統(tǒng)計(jì)顯示,整個(gè)設(shè)計(jì)共有五個(gè)電壓域(voltage domains):0.8V SOC、0.8V ADPLL、0.3-0.8V Lipincon、0.8V L3和0.3-1.2V CPU。該芯片采用全數(shù)字鎖相環(huán),其抖動(dòng)小于10ps,用于為CPU、互連和內(nèi)存生成三個(gè)時(shí)鐘域(clock domains )。


在1.20的電壓下,Cortex核可以達(dá)到4GHz (signoff).。這個(gè)數(shù)字是基于運(yùn)行Dhrystone模式工作負(fù)載的核心測(cè)量得到的。


其次來(lái)看一下網(wǎng)狀互連(Mesh Interconnect);

該裸片包括網(wǎng)狀互連。互連測(cè)試可通過(guò)片上分組生成單元(on-die packet generation unit )和分組監(jiān)控單元(packet monitoring unit)完成。有六個(gè)雙向觸發(fā)器(bi-directional flip-flop)網(wǎng)格站(mesh stations)——每個(gè)邊緣一個(gè),中間兩個(gè)。這些工作站圍繞整個(gè)小芯片,間隔大約2毫米。網(wǎng)狀互連是1968位寬,并使用具有相反方向信號(hào)(opposite direction signals )的逐位交錯(cuò)線路(bit-wise-interleaved wires )在M12和M13中布線,以最小化耦合( minimize coupling)。

總之,片上網(wǎng)狀互連(on-die mesh interconnect)可以在4 GHz(0.8 V)到5 GHz(1.2 V)之間正常工作。緩存和Cortex集群都連接到最近的左下角(bottom-left )網(wǎng)格停止點(diǎn)(垂直方向時(shí))。


互連可在0.76V下達(dá)到4GHz的頻率。


再看一下芯片互聯(lián);

每個(gè)小芯片上都有兩個(gè)LIPINCON(Low-voltage-In-Package-INterCONnect簡(jiǎn)稱(chēng))接口。每個(gè)物理層的測(cè)量值僅為0.42 mm×2.4 mm(1.008 mm2)。這些是單端(single-ended),單向(unidirectional),低擺幅接口(low-swing interfaces)。一個(gè)接口用作與L3通信的主設(shè)備,而第二個(gè)接口是用于相反方向的從設(shè)備。

與SoC的其他部分不同,由于電源接地(power-ground)噪聲問(wèn)題,專(zhuān)用時(shí)鐘有一個(gè)獨(dú)立的PLL。每個(gè)物理層使用2:1多路復(fù)用功能,以便將速度加速到8 Gb / s。每個(gè)子通道有兩個(gè)延遲鎖相環(huán)( DLL):一個(gè)減少PVT變化,另一個(gè)用于減少時(shí)鐘偏差,使系統(tǒng)級(jí)芯片和物理層之間的時(shí)鐘相位對(duì)齊。由于使用單相鎖相環(huán),因此會(huì)采用兩個(gè)環(huán)路——第一個(gè)環(huán)路鎖定進(jìn)入的時(shí)鐘周期,并將其分為八個(gè)相位,第二個(gè)環(huán)路將該相位分為16個(gè)步驟。換句話說(shuō),在4 GHz(250 ps)下,您將看到低于2 ps的分辨率。

在本篇論文中,兩個(gè)裸片連在一起。第二個(gè)小芯片旋轉(zhuǎn)180度,用于LIPINCON PHY基臺(tái)(abutment)。


芯片本身采用了臺(tái)積電COWOS(Chip on Wafer on Substrate)2.5D封裝技術(shù),也就是將邏輯芯片和DRAM 放在硅中介層(interposer)上,然后封裝在基板上。臺(tái)積電在這里應(yīng)用,就意味著硅中介層(silicon interposer)將用作安裝在其上的兩個(gè)相同小芯片的基板。


使用硅中介層可以采用更小的凸塊(bumps),使得小芯片之間的導(dǎo)線更密集和更低。在這種設(shè)計(jì)中,使用了一個(gè)非常激進(jìn)的40μm的微凸距,兩個(gè)裸片之間只有100微米的間隔。


我們最后來(lái)看一下技術(shù)比較;

在兩倍的時(shí)鐘速度下,物理層運(yùn)算速度為8GT/s。在互連寬度( interconnect width)為320位時(shí),兩個(gè)裸片之間的總帶寬為320 GB / s。在40μm的bump pitch 下,這實(shí)際上是我們?cè)谧罱男酒O(shè)計(jì)中看到的最激進(jìn)的間距之一,它還可以達(dá)到1.6 Tb / s /mm2的數(shù)據(jù)通量。下表對(duì)比了AMD和Intel最近的兩款小芯片設(shè)計(jì)。值得一提的是,英特爾之前曾提到過(guò)EMIB(嵌入式多芯片互連),其bump pitches為45μm,甚至將電流密度增加一倍至35μm。

但是,到目前為止,我們還沒(méi)有發(fā)現(xiàn)任何能夠證明這些功能的英特爾產(chǎn)品(包括Kaby Lake G)。



編后語(yǔ):看完整個(gè)報(bào)道,我們可以看到,這個(gè)臺(tái)積電做芯片的事情,其實(shí)就是臺(tái)積電展現(xiàn)一下他們?cè)谧罱鼰衢T(mén)的chiplet方面的實(shí)力。換句話說(shuō),這與某些讀者所理解的自研芯片,不是同一個(gè)概念。你對(duì)這又有著怎樣的了解和看法?歡迎留言討論!

注:本文由公眾號(hào)半導(dǎo)體行業(yè)觀察(ID:icbank)翻譯自「wikichip」。


2#
發(fā)表于 2019-6-25 15:42:04 | 只看該作者
收美國(guó)專(zhuān)利費(fèi)不。
3#
發(fā)表于 2019-6-25 20:14:23 | 只看該作者
技術(shù)再先進(jìn),也只是臺(tái)企,再?zèng)]有回歸大陸之前,也難說(shuō)他們老板張忠謀不會(huì)像郭臺(tái)銘一樣賣(mài)國(guó)求榮,抱美國(guó)大腿!
4#
發(fā)表于 2019-7-14 22:38:13 | 只看該作者
自研芯片目前就幾個(gè)種架構(gòu)路子,各有市場(chǎng)。作為三大代工廠之一的臺(tái)積電,選擇了ARM而已。反正都開(kāi)源。搞好了再買(mǎi)斷某個(gè)版本就好了,菊廠也這么干的。不知是不是大家看到目前制程工藝瓶頸的原因

本版積分規(guī)則

Archiver|手機(jī)版|小黑屋|機(jī)械社區(qū) ( 京ICP備10217105號(hào)-1,京ICP證050210號(hào),浙公網(wǎng)安備33038202004372號(hào) )

GMT+8, 2025-7-15 14:37 , Processed in 0.086081 second(s), 14 queries , Gzip On.

Powered by Discuz! X3.5 Licensed

© 2001-2025 Discuz! Team.

快速回復(fù) 返回頂部 返回列表